主要观点:PCI Express(PCIe)架构是 I/O 连接的骨干,已存在三十年,第六代技术达到 64.0 GT/s 带宽翻倍且保持向后兼容。PCI-SIG 拥有并管理 PCIe 技术,为满足新兴应用需求发布 PCIe 6.0 规范。PCIe 6.0 采用 PAM4 信号,带来更高误码率,需用轻量级 FEC 结合 Link Level 重试机制满足性能指标,定义 FBER 参数,还采用 64 位 CRC 提高可靠性。引入 Flit 模式,固定大小传输实体便于 FEC 等操作,提升链路效率。性能和可靠性结果表明重试概率和带宽损失在预期范围内,Flit 模式在小负载时有效带宽提升,64.0 GT/s 下延迟降低,PCIe 6.0 规范满足要求。
关键信息:PCIe 架构三十年历史,第六代 64.0 GT/s 带宽翻倍;PCI-SIG 拥有管理 PCIe 技术;PCIe 6.0 用 PAM4 信号及相关处理;轻量级 FEC 和 64 位 CRC;Flit 模式及相关结构;性能和可靠性结果及对比。
重要细节:表 1 展示 PCIe 6.0 规范目标需求;图 1 说明 PCIe 六代规格演进;图 2 解释 PAM4 信号及错误;图 3 显示重试概率与 FBER 关系;图 4 呈现 Flit 模式中 TLP 排列;表 2 给出相关参数数据;图 5 对比不同编码带宽缩放等。还介绍了 PCI-SIG 及其相关信息。
**粗体** _斜体_ [链接](http://example.com) `代码` - 列表 > 引用
。你还可以使用@
来通知其他用户。